Y-sektionens studienämnd är ansvariga för att informationen på guiden är aktuell. Om du hittar någonting som inte stämmer kan du mejla SNY.
Budgetår
Institution
ISYExaminator
Oscar GustafssonSchemablock
HalvterminVT2: block 2
Huvudområden
ElektroteknikDatateknik
Nivå
ATidsfördelning
6,0HPSchemalagd tid: 68 timmar
Självstudietid: 92 timmar
Språk
Svenska/EngelskaLänkar
KurshemsidaSNY har ordet
Kursen går på en övergripande nivå igenom en rad olika aspekter som är av intresse vid konstruktion av en applikationsspecifik integrerad krets. I kursen diskuteras alla nivåer från algoritm ner till hårdvara, sambandet mellan de olika nivåerna och hur de inverkar på den slutliga implementeringen. Implementeringen kan ske i antingen en FPGA eller med VLSI-teknik.Kursutvärderingar
Logga in för att läsa kursutväderingar |
Innehåll
Systemkonstruktion med implementering i VLSI- eller FPGA-teknik av några signalbehandlingsapplikationer, exempelvis digitala filter, FFT och DCT. Systemspecifikation, systemlösning, analys av beräkningsegenskaperna hos olika DSP-algoritmer. Syntes av optimal beräkningsarkitektur. Konventionella implementeringsmetoder. Beräkningselement och aritmetik. VLSI-implementering och CMOS-kretsar.Mål
Kursen avser att ge kunskaper om allmänna metoder och principer för konstruktion av applikationsspecifika integrerade kretsar som realiserar algoritmer för digital signalbehandling. Speciell tonvikt läggs på en systematisk konstruktionsmetodik från systemspecifikation till färdig krets. Efter kursen förväntas du kunna:- Analysera beräkningsegenskaper för signalbehandlande algoritmer
- Bestämma resurskrav för implementering av signalbehandlande algoritmer
- Bedöma lämplighet att använda olika typer av arkitekturer för implementering av signalbehandlande algoritmer
- Syntetisera en nära optimal arkitektur
- Konstruera och utvärdera olika typer av beräkningselement
- Bestämma gränser för uppnåbar datahastighet
- Bestämma beräkningsbar ordning för operationer
- Beräkna fördröjning och exekveringstid för operationer och förutse inverkan av dessa egenskaper
- Bestämma beräkningsgrafer och optimera schemaläggningar
- Definiera och analysera olika typer av optimalitet i delar av konstruktionsflödet
- Beräkna och optimera resursallokering och resurstilldelning
- Syntetisera och analysera olika arkitekturer för signalbehandlande system
- Konstruera olika typer av beräkningselement genom att utnyttja olika aritmetikstilar
Examinationsmoment
LAB1 - 1,5 HPLaborationskurs (U,G)
TEN1 - 4,5 HP
Skriftlig tentamen (U,3,4,5)
Organisation
Kursen är uppdelad på föreläsningar, lektioner och datorstödda gruppövningar samt laborationer.Litteratur
Wanhammar, L: DSP Integrated Circuits, Academic Press, 1999. ISBN 0127345302.Relaterade profiler
Elektronik
ELE - ISY |
System-on-chip
SOC - ISY |
Rekommenderade förkunskaper
Grundläggande kurser i digitalteknik och digitala kretsar.
Digitalteknik
TSEA51 - 4,0 HP - HT1 block 2 |
Kommentarer
Logga in för att kunna läsa och skriva kommentarer. |